• Home
  • :
  • Community
  • :
  • Blogs
  • :
  • カスタムIC/ミックスシグナル
  • :
  • Virtuosity: DSPF Virtuoso EMIR解析フローのデビュー

カスタムIC/ミックスシグナル Blogs

Custom IC Japan
Custom IC Japan
13 Jan 2021
Subscriptions

Get email delivery of the Cadence blog featured here

  • All Blog Categories
  • Breakfast Bytes
  • Cadence Academic Network
  • Cadence Support
  • Custom IC Design
  • カスタムIC/ミックスシグナル
  • 定制IC芯片设计
  • Digital Implementation
  • Functional Verification
  • IC Packaging and SiP Design
  • Life at Cadence
  • The India Circuit
  • Mixed-Signal Design
  • PCB Design
  • PCB設計/ICパッケージ設計
  • PCB、IC封装:设计与仿真分析
  • PCB解析/ICパッケージ解析
  • RF Design
  • RF /マイクロ波設計
  • Signal and Power Integrity (PCB/IC Packaging)
  • Silicon Signoff
  • Spotlight Taiwan
  • System Design and Verification
  • Tensilica and Design IP
  • Whiteboard Wednesdays
  • Archive
    • Cadence on the Beat
    • Industry Insights
    • Logic Design
    • Low Power
    • The Design Chronicles

Virtuosity: DSPF Virtuoso EMIR解析フローのデビュー

 読者のみなさん、こんにちは!

設計エンジニアの生産性を継続的に改善することは、ケイデンスが従う戦略の中心であり、プロダクト全体でさまざまな革新と改善された機能をもたらしました。ケイデンスはまた、設計エンジニアがさまざまなプロダクト内でソリューションを活用および再利用できるようにする方法にも積極的に焦点を当てており、それによって設計フローを可能な限り効率化しています。最近、ケイデンスは、アナログ・サインオフEMIR用に 'DSPF Virtuoso EMIR解析フロー' を導入するために、複数のプロダクトを統合および強化することによって、これらの取り組みを継続しました。素晴らしいニュースではありませか?詳細については、以下をお読みください…

IC6.1.8/ICADVM20.1 ISR15で導入されたDetailed Standard Parasitic Format (DSPF) ファイルのVirtuoso EMIR解析フローは、完全にVirtuoso環境内にとどまりながらEMIR解析を実行することに関心のあるアナログおよびRFエンジニア向けに設計されています。前述した通り、このフローは複数のプロダクトで構成されます:

  • Virtuoso Layout Suite
  • Quantus Extraction Solution
  • Virtuoso Analog Design Environment (Explorer or Assembler)
  • Spectre Simulation Platform
  • Voltus-Fi Custom Power Integrity Solution XL

フローの主な利点は以下の通りです:

  • Quantus Extraction SolutionのアナログEMIR抽出専用UIは、ファウンドリ・プロセスやノードに関係なく、'正確な' 抽出を実現するのに役立ちます。これにより、Spectreシミュレータでポスト・レイアウト・シミュレーションを実行する前に、デザインに特化した正しい抽出データを確保できます。
  • Virtuoso ADE ExplorerとVirtuoso ADE Assemblerの強化されたインターフェイスにより、EMIRの設定が簡素化されると同時に、先端プロセスノードの解析に必要な機能が含まれるため、Virtuosoフレームワーク内でセットアップを完全に完了できます。

仕事での生産性の向上におけるこのフローの有効性を示すユーザからの多くの事例報告があります。いくつか引用します:

"この新しいフローは、以前4日かかっていた手動での設定とデバッグとは対照的に、その日のうちにセットアップを完了できます"

"レイアウトの信頼性の問題に対する可視性を高めます"

"使い慣れたVirtuoso環境内にとどまりながら、回路の信頼性に対する確実性を高めます"

そしてリストは続きます... 

フローを知る

ここで、DSPFファイルのVirtuoso EMIR解析フローとは何か、そしてそれがどのように機能するかを紹介します。このフローでは、Virtuosoインターフェイスを通してDSPFファイルでEMIR解析を実行できます。このフローを使用して、先端プロセスノードであってもエレクトロマイグレーション、電圧降下、およびセルフ・ヒーティングの影響を解析できます。フローは3つのステップで構成されます:

  1. Quantus Extraction Solutionプロダクトを使用して、DSPFファイルが生成されます。
  2. Virtuoso ADE ExplorerまたはVirtuoso ADE AssemblerでEMIRおよび高度な解析を設定し、Spectreシミュレータを使用してシミュレーションを実行します。
  3. EMIR解析の結果は、Voltus-Fi Custom Power Integrity Solution XLとVirtuoso Layout Suiteを使用したレイアウト上で確認されます。

これでフローをご理解いただけたかと思いますので、ご自身のデザインで試して、フィードバックをお知らせください。

  フローの各ステップの実行方法を理解するには、ケイデンス・サポート・ポータルにあるVirtuoso EMIR Flow for DSPF RAK (日本語版はこちら)をご参照ください。

Happy reading, and stay safe!

- Travis Tiedge, Harsha Hakkal, and Pallabi Roy 

- Translator: Yoko Watanabe

関連リソース

 プロダクト・マニュアル Voltus-Fi Custom Power Integrity Solution XL User Guide
 Rapid Adoption Kit Virtuoso EMIR Flow for DSPF (英語版/日本語版)
日本語資料 Flow/SKILL各種資料


ケイデンスの回路設計プロダクトおよびサービスに関する詳細は、www.cadence.com をご参照ください。

お問い合わせ

ご質問や一般的なフィードバック、または今後のブログ・トピックのご提案は、日本ケイデンス フィールド・マーケティング部 cdsj_info@cadence.com までメールでお問い合わせください。

Virtuosityについて

Virtuosityは、長い間にわたり最も閲覧され、評価されてきたブログ・シリーズです。このシリーズは、あまり知られていないものの、非常に便利なソフトウェアやドキュメントの改善を前面に出し、Virtuosoのエキサイティングな新製品にも光を当てています。従来からのブロガーやエキスパートによる情報発信に加え、Virtuosoに関連するトピックを広く網羅することで新次元の情報を提供し、そしてさらにそれらを発展させていきます。最新のVirtuosityの投稿に関する通知を受け取るには、Subscribeをクリックしてページ上部にあるSubscriptionsボックスにアクセスし、Emailアドレスを入力してSUBSCRIBE NOWをクリックしてください。Subscription 設定手順の詳細は、Article (20493886) Title: 日本語ブログ「カスタムIC/ミックスシグナル Blogs」 Subscription 設定手順 をご参照ください。

Tags:
  • Voltus-Fi |
  • EMIR Analysis |
  • ADE Explorer |
  • Voltus-Fi-XL |
  • MMSIM |
  • DSPF |
  • EMIR Extraction |
  • Spectre |
  • Quantus Extraction Solution |
  • Virtuosity |
  • ICADVM20.1 |
  • analog design |
  • japanese blog |
  • signoff |
  • Custom IC Design |
  • Virtuoso Layout Suite |
  • simulation |
  • IC6.1.8 |
  • ADE Assembler |

Share Your Comment

Post (Login required)