• Skip to main content
  • Skip to search
  • Skip to footer
Cadence Home
  • This search text may be transcribed, used, stored, or accessed by our third-party service providers per our Cookie Policy and Privacy Policy.

  1. Blogs
  2. PCB、IC封装:设计与仿真分析
  3. 如何一劳永逸轻松对接三维建模专家
Sigrity
Sigrity

Community Member

Blog Activity
Options
  • Subscribe by email
  • More
  • Cancel
系统串行链路
SI
Chinese blog
3D EM
3D EM HSSO
3D EM高速结构优化器
中文
3D
HSSO
Sigrity
高速结构优化
信号完整性
Allegro

如何一劳永逸轻松对接三维建模专家

17 Nov 2018 • Less than one minute read

回想一下那个坐在角落里被一群博士们簇拥着的同事;人人都想找这位3D专家给自己的设计做3D结构分析。他/她好像无所不能,会使用一般人难以掌握的软件工具。

但是问题是,即使他/她分析完你的3D结构并告诉你需要做出哪些调整之后,你仍然面临着大量的工作。 你可能需要几天才能完全理解他/她想要的改变,继而再需要几天在layout设计工具中重新绘制该结构。再分析、再更新,这样的往复可能会持续好几次,直到最终的设计令大家满意。

我们的Allegro和Sigrity工具可以帮你解决这个问题。 只要你能说服3D专家使用Sigrity 3D-EM工具,你将从此不再需要在Allegro layout工具中重新绘制优化后的结构——仅需一键点击导入设计——完成!

更棒的是,这一优化结构可以在整个设计或未来设计中重复使用。

这对你来说意味着什么?

不仅仅是一劳永逸避免重复劳动和手动更新的错误,更意味着,你的设计可以保质保量、按期完工;轻松实现接口合规性标准。你的工作效率也会大幅提高!

Allegro和Sigrity整合一体的设计/分析工具可以帮助公司PCB设计师实现与3D提取分析师之间的高效协作:设计结构,例如过孔阵列,直接导入Sigrity 3D-EM后,3D提取分析师即可立即工作;经过优化之后的结构又被轻松、便捷地加载回Allegro平台,省时省力且毫无误差。

详细信息请观看以下具体介绍Allegro-Sigrity高速结构优化器(HSSO)工作流程的视频教程:

space

space

限于公司合作协议,我们不能提客户的名字,但是参加过今年年初在美国举办的DesignCon 2018的朋友,或许有机会在现场听闻这家业界大客户对该流程的评估:从工具的使用到分析结果都赞不绝口。根据他们的反馈,我们计划将HSSO工作流程与我们日益精进的DFM技术(实时DFM检查确保可制造性)结合起来,为大家带来更优化的流程体验。


访问我们的DesignCon 2018页面下载更多演讲信息。

*原创内容,转载请注明出处:https://community.cadence.com。

space

欢迎订阅“PCB、IC封装:设计与仿真分析”博客专栏,
或扫描二维码关注“Cadence楷登PCB及封装资源中心”微信公众号,更多精彩内容期待您的参与!
space
联系我们:spb_china@cadence.com

© 2025 Cadence Design Systems, Inc. All Rights Reserved.

  • Terms of Use
  • Privacy
  • Cookie Policy
  • US Trademarks
  • Do Not Sell or Share My Personal Information