• Home
  • :
  • Community
  • :
  • Blogs
  • :
  • 定制IC芯片设计
  • :
  • Virtuosity:您的版图设计是否结构正确 ?

定制IC芯片设计 Blogs

  • All Blog Categories
  • Breakfast Bytes
  • Cadence Academic Network
  • Cadence Support
  • Computational Fluid Dynamics
  • CFD(数値流体力学)
  • 中文技术专区
  • Custom IC Design
  • カスタムIC/ミックスシグナル
  • 定制IC芯片设计
  • Digital Implementation
  • Functional Verification
  • IC Packaging and SiP Design
  • In-Design Analysis
    • In-Design Analysis
    • Electromagnetic Analysis
    • Thermal Analysis
    • Signal and Power Integrity Analysis
    • RF/Microwave Design and Analysis
  • Life at Cadence
  • Mixed-Signal Design
  • PCB Design
  • PCB設計/ICパッケージ設計
  • PCB、IC封装:设计与仿真分析
  • PCB解析/ICパッケージ解析
  • RF Design
  • RF /マイクロ波設計
  • Signal and Power Integrity (PCB/IC Packaging)
  • Silicon Signoff
  • Solutions
  • Spotlight Taiwan
  • System Design and Verification
  • Tensilica and Design IP
  • The India Circuit
  • Whiteboard Wednesdays
  • Archive
    • Cadence on the Beat
    • Industry Insights
    • Logic Design
    • Low Power
    • The Design Chronicles
KomalJohar
KomalJohar
24 Jun 2020

Virtuosity:您的版图设计是否结构正确 ?

Virtuosity

 “易用性概念“ 在我们的生活中随处可见,基于此而产生的产品,便于使用,易于访问,且吸引眼球。我们一直致力于提升产品的可用性, 开设了与 ”易用性增强功能 “ 相关的系列博客,每月准时更新,敬请期待。

Usability

如果您心爱的房子,刚装修完不到一年就出现了裂缝,您肯定会很恼火并且立马打电话给装修师傅约翰。 第二天,当他来维修时,发现建筑承包商在施工的过程中,没有处理好所有的细节,建议您重新装修,这让您更烦恼!

对于版图工程师来说,设计版图无异于建造房子,最好一开始时,就依据正确构造原则(correct-by-construction),尤其对于设计规则复杂的高阶工艺节点而言,宽度间距显得尤为重要。 有时,版图工程师可能需要展示某单层上数百行的DRC规则,以查找合规的间距配置。因此,在布线时,提前确定一组满足DRC规则的宽度和间距值,不仅能提高版图工程师们日常工作的效率,还能降低其日常工作的难度。这也是确保设计结构正确最为有效的方法。

您是否仍使用同一工作流程,来绘制布线,检查布线,以及消除DRC违规问题? 显而易见这不是高效的做法,因为任一形状宽度的改变或者相邻形状更改的间距都会产生很多需消除的DRC 违规的涟漪效应。那么,在这样的情况下查找合规的宽度和间距值,将会是巨大的挑战。

宽度间距模式(WSPs)简介

您可能之前已经听说了,但是加入没有,我们想给大家介绍一种更为有效的方法-宽度间距模式(WSPs)。您可以使用WSPs 的追踪线,它可以提供指导,快速创建连接线。 定义WSPs以捕获宽度和间距规则,并且确保这些连接线满足捕获到的设计规则。WSPs 相比于之前通过固定间距追踪线的这种,它更容易定义可变宽度及间距追踪。

当绘制pathSegs时,他们可以捕获WSP追踪器的位置并且可以使用其捕获到的宽度。您还可以使用WSP 追踪器给这些pathSegs分配颜色。 WSPs与“宽度间隔捕获模式定义(WSSPDef)”配对,后者是将WSP宽度和特定图层及方向间距离值相关联的容器。您可以在技术文件中定义WSP和WSSPDef,或将它们作为附件添加至您的设计中。

用户指南

Virtuoso Width Spacing Patterns User Guide

Using the WSP Manager

Working with the Track Pattern Assistant

快速应用套件

WSP Manager Workshop

Color Aware Design and Width Spacing Patterns

 欲知更多Cadence电路设计相关的产品及服务,请访问www.cadence.com。

联系我们

 如有任何意见反馈,或者与博客主题相关的建议,请邮件至custom_ic_blogs@cadence.com 。

Virtuosity 简介

Virtuosity 一直以来都是最受关注及赞赏的博客系列,不仅更新一些鲜为人知的软件及文档信息,还介绍Virtuoso的最新产品信息。 目前,我们也通过播客的方式来推广Virtuosity,通过声音,来记录博客作者和专家们对Virtuoso的见解,试图涵盖Virtuoso的各个维度和广度… 点击Subscribe ,填写您的邮箱地址,定期接收Virtuosity的推送通知。

尽享阅读之乐!

原文作者:Andrew Young and Komal Johar

译者:Lucy Luo

Tags:
  • Chinese blog |
  • ICADVM18.1 |
  • Advanced Node |
  • Layout Suite |
  • width spacing patterns |
  • Layout |
  • Virtuoso |
  • Virtuosity |
  • usability |
  • Custom IC Design |
  • Custom IC |
  • ux |