• Skip to main content
  • Skip to search
  • Skip to footer
Cadence Home
  • This search text may be transcribed, used, stored, or accessed by our third-party service providers per our Cookie Policy and Privacy Policy.

  1. Blogs
  2. 定制IC芯片设计
  3. Virtuosity:自动设备放置和布线*基础层填充插入
Sravasti
Sravasti

Community Member

Blog Activity
Options
  • Subscribe by email
  • More
  • Cancel
automatic routing
device fill
Chinese blog
device fills
Cadence blogs
Automated Device Placement
ICADVM18.1
Virtuoso Advanced Release
Automated Device-Level Placement
Automatic Placement
Advanced Node
Virtuoso Placer
Auto Device P&R
Layout EXL
Auto P&R
Virtuoso
Virtuosity
Virtuoso Placement
fills
base layer fill
Custom IC Design
Virtuoso Layout Suite
Custom IC

Virtuosity:自动设备放置和布线*基础层填充插入

9 Oct 2019 • Less than one minute read

 通常,在成熟节点上的传统设计流程中,随后将进行布线和迭代以修复布局问题。但是,在先进工艺节点中,我们必须处理一些对基础(设备级)层的额外要求,然后才能布线并完成布局。为了满足这些要求,Virtuoso 中的Automated Device Placement and Routing solution包含了一个附加步骤 —插入基础层填充。

为什么我们需要这一步?它如何在整体设计中被使用?

  我会尝试在这个博客中回答这些问题。

为什么要填补空白?

 主要原因是需要满足制造和匹配的密度要求。

器件层(如扩散层和多晶硅层)需要满足密度目标并确保均匀性。自动化基础层填充功能通过添加虚拟设备、多晶硅或其他局部互联填充来满足这些要求

以满足DRC和LVS需求的方式互连填充和相关切割层。添加基层填充不仅可以满足密度和 DRC 要求,还可以从层、器件参数和连接性的角度处理版图中关键模拟组件的匹配要求。

自动解决方案添加填充

我们已经看到,在先进工艺节点设备级版图中,添加基层填充至关重要。但是,向设计中添加填充可能是一个非常繁琐的步骤。

通过automated device placement and routing flow,只需单击一下即可完成此过程。流程助手可帮助您通过单个 UI 生成基层填充,而且在这个UI可以修改默认的设置。例如,可以为整个设计或特定区域为基础图层填充所选择的设备和参数的类型。您还可以选择要考虑填充的图层(poly, local interconnects)。

Automated device placement and routing solution提供了一个简单的界面,允许您在生成基层填充之前进行此类设置。因为DRC规则检查已经被嵌入进了这个功能中, 所以您不必担心某些特定的数值。。因此,您可以快速生成版图,以便重新仿真和更快地收敛。

下面是描述该过程的动画。

很简单,是不是!

两周后我将再回来, 到时候我将讨论设计流程中最后一项也是最具挑战性的任务之一,即布线。敬请期待,这么久。

相关资源

网志

  • Virtuosity: Introducing Automated Device Placement and Routing in Virtuoso
  • Virtuosity: Automated Device Placement and Routing - Identifying Device Groups and Topologies
  • Virtuosity: Automated Device Placement and Routing - Grid Generation
  • Virtuosity: Automated Device Placement and Routing—Row-based Device Placement

快速采用套件

  • Automated Device-Level Placement and Routing Flow for Advanced Nodes 
  • Automatic Device-Level Routing in Advanced Nodes: Tree Route Flow 

用户指南

  • Virtuoso Automated Device-Level Layout Flow Guide

有关Cadence电路设计产品和服务的更多信息,请访问 www.cadence.com. 

关于Virtuosity

很长一段时间以来,Virtuosity一直是我们最受关注和赞赏的博客系列,它带来了一些鲜为人知但非常有用的软件和文档改进,并且还阐述了Virtuoso中一些令人兴奋的新产品。 我们现在通过广播不同博主和专家的声音来扩大本系列的范围,他们将继续保留Virtuosity的遗产,并试图通过涵盖Virtuoso的长度和广度的主题来为其提供新的维度,以及 更多...点Subscribe 访问页Subscription顶部的订阅框,您可以在其中提交您的电子邮件地址,以接收有关我们最新的Virtuosity帖子的通知.

阅读快乐!

 

Author: Sravasti Nair

Translator: Ipsa Prasun

© 2025 Cadence Design Systems, Inc. All Rights Reserved.

  • Terms of Use
  • Privacy
  • Cookie Policy
  • US Trademarks
  • Do Not Sell or Share My Personal Information