• Skip to main content
  • Skip to search
  • Skip to footer
Cadence Home
  • This search text may be transcribed, used, stored, or accessed by our third-party service providers per our Cookie Policy and Privacy Policy.

  1. Blogs
  2. 定制IC芯片设计
  3. Virtuosity:自动设备放置和路由 - 识别设备组和拓扑
Sravasti
Sravasti

Community Member

Blog Activity
Options
  • Subscribe by email
  • More
  • Cancel
Chinese blog
Cadence blogs
ICADVM18.1
Automated Device-Level Placement
VPR
automation
Automatic Placement
Advanced Node
Auto Device P&R
Layout EXL
APR
Auto P&R
Virtuoso
Virtuosity
Virtuoso Placement
New in EDA
Custom IC Design
Custom IC

Virtuosity:自动设备放置和路由 - 识别设备组和拓扑

30 Oct 2019 • 1 minute read

下一篇博客。 在我之前的post中,我谈到了在模拟和完全自定义空间中需要完全Automated Device-Level Placement and Routing解决方案。 在本博客中,我将深入探讨此过程中的一个重要步骤 -识别用于placement和routing的device groups和typologies。

挑战

 analog 设计的核心是精确度和匹配。 各种设计参数,无论是增益,功耗,电压摆幅还是噪声,都非常依赖于实际的物理实现,要求以特定方式布置关键circuit topologies。 此外,analog layout的基础是对称结构,其通常与差分输入和输出相关联并且通常用于匹配。 

我们还知道,在advanced node流程中,由于流程要求和限制,实际物理设备的数量显著增加,因此需要对这些设备进行分组和排列。

我们的方案/解法

Virtuoso中的automated device placement and routing解决方案在布局初始化后的约束生成步骤中满足了这些要求。Auto Device P&R Assistant中的专用Constraints tab选项卡通过一组有代表性的电路查找器来完成此操作,这些电路查找器可识别重要的电路拓扑。 这包括在高级节点进程中更常见的特殊结构和配置。 关联的设备被创建为组。需要对称的结构被创建成为对称约束。 这是描述流程的图像:

除了提供识别设备组和创建约束的全自动方法之外,“Auto Device P&R Assistant”的“Constraints tab”选项卡还提供对组和约束的完全控制,包括捕获用户定义组的功能。

简而言之/在概要中

 总之,automated device placement and routing解决方案有助于确保以自动方式处理对模拟布局至关重要的设备组和约束。 该解决方案还提供了定制选项,提供了满足特定设计要求的灵活性和选择。

在本系列的后续博客中,我们将了解自动设备放置器如何使用这些设备组和约束来生成最佳放置。

相关资源

 博客

  • Virtuosity: Introducing Automated Device Placement and Routing in Virtuoso
  • Virtuosity: Automated Device Placement and Routing—Identifying Device Groups and Topologies
  • Virtuosity: Automated Device Placement and Routing—Grid Generation
  • Virtuosity: Automated Device Placement and Routing—Row-based Device Placement
  • Virtuosity: Automated Device Placement and Routing—Base Layer Fill Insertion
  • Virtuosity: Automated Device Placement and Routing—WSP-Based Tree Style Device Routing

快速采用套件:

  • Automated Device-Level Placement and Routing Flow for Advanced Nodes
  • Automatic Device-Level Routing in Advanced Nodes: Tree Route Flow

流程指南:

  • Virtuoso Automated Device-Level Layout Flow Guide

有关Cadence电路设计产品和服务的更多信息,请访问www.cadence.com.

关于Virtuosity

 很长一段时间以来,Virtuosity一直是我们最受关注和赞赏的博客系列,它带来了一些鲜为人知但非常有用的软件和文档改进,并且还阐述了Virtuoso中一些令人兴奋的新产品。 我们现在通过广播不同博主和专家的声音来扩大本系列的范围,他们将继续保留Virtuosity的遗产,并试图通过涵盖Virtuoso的长度和广度的主题来为其提供新的维度,以及 更多...点Subscribe 访问页面顶部的订阅框,您可以在其中提交您的电子邮件地址,以接收有关我们最新的Virtuosity帖子的通知。

  

阅读快乐!


-Sravasti Nair

© 2025 Cadence Design Systems, Inc. All Rights Reserved.

  • Terms of Use
  • Privacy
  • Cookie Policy
  • US Trademarks
  • Do Not Sell or Share My Personal Information