• Skip to main content
  • Skip to search
  • Skip to footer
Cadence Home
  • This search text may be transcribed, used, stored, or accessed by our third-party service providers per our Cookie Policy and Privacy Policy.

  1. Blogs
  2. PCB、IC封装:设计与仿真分析
  • PCB、IC封装:设计与仿真分析 Blogs

    Never miss a story from PCB、IC封装:设计与仿真分析. Subscribe for in-depth analysis and articles.

    Subscribe by email
  • More
  • Cancel
  • This search text may be transcribed, used, stored, or accessed by our third-party service providers per our Cookie Policy and Privacy Policy.

PCB、IC封装:设计与仿真分析

Latest blogs

详解时域瞬态分析技术

本文要点: 所有的物理系统在运行动态中都会表现出一些瞬态行为,电子产品也是如此 瞬态分析技术可以帮助了解不同电气状态之间的转换 当检查测量数据或软件仿真数据时…

Sigrity 2 May 2022 • less than a min read
Chinese blog , 时域 , 仿真 , 中文 , 系统分析 , Sigrity , 信号完整性 , 瞬态

NUMECA、CFD与美洲杯帆船赛

本文翻译自Cadence “Breakfast Bytes Blogs”专栏作者Paul McLellan文章" NUMECA, Computational Fluid…

SDA China 29 Apr 2022 • less than a min read
CFD , Chinese blog , 流体力学 , 计算流体动力学 , 中文 , 系统分析 , NUMECA , 多物理场仿真

封装组装设计套件 ADK 及其优势

本文翻译自Cadence “Breakfast Bytes Blogs”专栏作者Paul McLellan文章“ Package Assembly Design…

SDA China 4 Mar 2022 • less than a min read
Chinese blog , system in package , imaps , chiplet , 3D-IC , 异质集成 , adk , ICP , 高级封装 , 中文 , 封装设计 , PDK

PCB 的 DDR4 布线指南和 PCB的架构改进

计算机领域总是在持续不断地进步,始终有发展变化和更新迭代等待着我们去体验和探索。从头开始打造一台新的 PC 是一种令人愉悦的体验,有新一代标准时更是如此。说到这里…

TeamAllegro 1 Feb 2022 • 1 min read
Chinese blog , DDR4 , 布线 , PCB设计 , Layout , 中文 , Allegro

详解有限元模型在系统分析中的应用

本文要点: 有限元分析是在复杂几何中为微分方程求解的一种基本的数值计算方法。 这些复杂的系统可能无法人工求解,而且可能存在不同物理现象之间的耦合,特别是在电子领域…

SDA China 13 Nov 2021 • less than a min read
Chinese blog , FEM , 多物理场 , 中文 , 电磁仿真 , 系统分析 , 多物理场仿真 , EM , 有限元 , 智能系统设计 , Clarity 3D Solver , 场求解器 , clarity

计算航空航天和计算流体力学的发展与未来

本文翻译自Cadence “Computational Fluid Dynamics”专栏作者文章“ The Evolution of Computational…

SDA China 7 Nov 2021 • 2 min read
网格划分 , CFD , Chinese blog , 计算流体力学 , 流体力学 , FLO22 , Pointwise , CFD应用 , 中文 , NUMECA , 网格 , 航空航天

如何在IC封装设计中移除和替换设计区域

本文作者:Tyler Lockman,Cadence Software Architect,于加拿大卡尔顿大学获计算机科学学士学位后,在Cadence Allegro产品部门工作超过20年…

TeamAllegro 15 Oct 2021 • less than a min read
IC , Chinese blog , 17.4 , IC封装设计 , APD , Allegro Package Designer Plus , 中文 , Allegro

什么是计算流体力学 (CFD)的 网格划分技术?

本文翻译自Cadence “Breakfast Bytes Blogs”专栏作者Paul McLellan文章“ Please Excuse the Mesh:…

SDA China 1 Oct 2021 • less than a min read
网格划分 , CFD , Chinese blog , 计算流体力学 , Pointwise , 中文 , 系统分析 , 网格 , 多物理场仿真

如何从倒装芯片的角度设计封装

本文作者:Tyler Lockman,Cadence Software Architect,于加拿大卡尔顿大学获计算机科学学士学位后,在Cadence Allegro产品部门工作超过20年…

TeamAllegro 24 Sep 2021 • less than a min read
IC , Chinese blog , 17.4 , Allegro Package Designer Plus , BGA , 中文 , 封装设计 , IC封装 , Allegro

在云端运行 Clarity 3D Solver

本文翻译自Cadence “Breakfast Bytes Blogs”专栏作者Paul McLellan文章“ Bringing Clarity to the…

SDA China 16 Jul 2021 • 1 min read
Chinese blog , Clarity 3D Solver Cloud , 云计算 , 电磁分析 , 中文 , 系统分析 , cadence cloud , 云 , EM , 混合云 , clarity

HDI 布线的挑战和技巧

什么是 HDI 布线? HDI( High Density Interconnects,高密度互连)布线是指运用最新的设计策略和制造技术,在不影响电路功能的情况下实现更密集的设计…

TeamAllegro 30 Jun 2021 • less than a min read
Chinese blog , 17.4 , allegro 17.4 , 布线 , PCB设计 , 中文 , Allegro PCB Editor , HDI , Allegro

动态电压和频率调节如何影响功耗

本文要点 降低 CPU 或 GPU 功耗的技术有许多,这些技术聚焦软件/固件层面、系统层面和晶体管架构层面 其中两种降低功耗的技术为:动态电压和频率调节,即调整电源电平…

Sigrity 23 Jun 2021 • less than a min read
PI , Chinese blog , 电源完整性 , 仿真分析 , GPU , 功耗 , Sigrity X , 中文 , 系统分析 , Sigrity , CPU

Cadence 收购计算流体动力学公司 NUMECA

本文翻译自Cadence “Breakfast Bytes Blogs”专栏作者Paul McLellan文章 “Cadence to Acquire Computational…

SDA China 17 Jun 2021 • less than a min read
CFD , Chinese blog , 计算流体动力学 , 中文 , 系统分析 , NUMECA , 多物理场仿真 , Omnis

如何在IC封装设计中告别锐角问题?

本文作者:Tyler Lockman,Cadence Software Architect,于加拿大卡尔顿大学获计算机科学学士学位后,在Cadence Allegro产品部门工作超过20年…

TeamAllegro 28 May 2021 • less than a min read
PCB , IC , Chinese blog , 17.4 , APD , Allegro Package Designer Plus , PCB设计 , 中文 , IC封装 , 锐角 , Allegro

Sigrity X 2021 盛装登场!

本文翻译自Cadence “Breakfast Bytes Blogs”专栏作者Paul McLellan文章“ Announcing Sigrity X ”。…

Sigrity 7 May 2021 • less than a min read
Chinese blog , ddr5 , Sigrity X , pam4 , PCB设计 , 中文 , 系统分析 , Sigrity , 信号完整性 , Allegro , 产品升级

PCIe 发展史:PCIe 6.0 时代即将来临

本文翻译自Cadence “Breakfast Bytes Blogs”专栏作者Paul McLellan文章“ The History of PCIe: Getting…

Sigrity 7 May 2021 • 1 min read
SI , Chinese blog , 仿真分析 , pam4 , PCIe , 中文 , 112g , SerDes , Sigrity , 信号完整性

用自动化工作流程快速精准地实现刚柔结合电路板的EM分析

本文章来源于actMWJC ,作者Cadence。 现代电子设备对数据传输速度和更小体积的需求与日俱增,不断推动柔性电路板的发展。刚柔结合印刷电路板(PCB)由刚性母板和柔性电路组成…

Sigrity 7 May 2021 • less than a min read
SI , Chinese blog , FEM , EM分析 , 刚柔设计 , 中文 , Clarity 3D Solver , 信号完整性

如何在高速存储器接口中实现信号完整性和电源完整性分析?

在及时满足要求方面,负责成功实现 DDR4 和 DDR5 等存储器接口的信号完整性 (SI) 工程师面临着重大挑战。传统的设计工作流程通常假定电源分配网络 (PDN…

Sigrity 7 May 2021 • 1 min read
SI , Chinese blog , ddr5 , Sigrity SPEED2000 , FDTD , 高速设计 , 同步开关噪声 , DDR , Sigrity , 兼顾电源影响的SI , Clarity 3D Solver , 信号完整性 , S参数 , SSN分析 , 高速存储器接口

如何有效降低电磁合规成本?

本文翻译自Cadence “Breakfast Bytes Blogs”专栏作者Paul McLellan文章“ Electromagnetic Compliance…

Sigrity 7 May 2021 • less than a min read
电磁合规 , Chinese blog , EMI , Clarity 3D Transient Solver , FDTD , 中文 , 电磁仿真 , 系统分析

详解PCB 设计中的功能性分区

本文要点: 为什么在 PCB 设计中需要使用功能性分区 设置功能性分区时的注意事项 利用 PCB 设计工具的功能和特性来创建分区 在PCB的设计中,往往采用了分区原理…

TeamAllegro 7 May 2021 • less than a min read
Chinese blog , 走线 , 协同设计 , 设计分区 , symphony team design , PCB设计 , 中文 , Allegro

2021年度网课 I PCB系统设计——从原理图到投产

连接器不匹配、板间信号连接错误、设计需求传递失误…… 此类问题的发生,会导致设计前后端返工,严重影响产品上市时间,造成人力物力损失,这是项目团队及设计工程师最不希望发生的事情…

TeamAllegro 7 May 2021 • less than a min read
System Capture , Chinese blog , 系统设计 , PCB设计 , 中文 , 直播网课 , online training , Allegro

升级到Allegro 17.4的10大理由

工欲善其事,必先利其器! 为何不能错过Cadence Allegro 17.4 ?十大理由告诉你。 更加自动化的超实用功能助力打通智能电子设计任督二脉。 1. 整合前后端走线规则管理器…

TeamAllegro 7 May 2021 • less than a min read
Chinese blog , 17.4 , allegro 17.4 , PCB设计 , 中文 , Allegro , 产品升级

六层PCB的漏斗设计

电气工程师尼古拉·特斯拉(Nikola Tesla)曾声称自己发明了一种带电粒子束投影仪——或者用科幻术语来说——离子炮(ion cannon)。这是一种防御性武器…

TeamAllegro 7 May 2021 • less than a min read
PCB , Chinese blog , 柔性电路 , PCB设计 , 中文 , 多层电路 , Allegro

如何在IC封装中连通晶片与球栅阵列封装(BGA)?

本文作者:Tyler Lockman,Cadence Software Architect,于加拿大卡尔顿大学获计算机科学学士学位后,在Cadence Allegro产品部门工作超过20年…

TeamAllegro 30 Oct 2020 • less than a min read
PCB , Chinese blog , 17.4 , Allegro Package Designer Plus , PCB设计 , 中文 , 17.4-2019 , IC封装 , Allegro

如何通过团队协作解决PI问题,减少设计迭代

要按时设计一个优化的电源和一个没有板级 SI/PI 问题的 PCB 设计需要设计师、layout 工程师和 PI 工程师通过一个集成设计平台紧密合作。 面向团队的设计流程允许设计和…

Sigrity 17 Oct 2020 • 1 min read
Chinese blog , 电源完整性 , Sigrity Aurora , DC分析 , PCB设计 , 中文 , PowerTree , 压降 , 设计同步分析 , 设计同步 , Sigrity , Allegro PCB Editor , IR drop , PowerDC , Allegro

全方位了解DDR 布线

本文要点: DDR 内存布线的重要性及布线时的关键注意事项。 从扇出布线 (escape routing) 和端接,到布线和高密度互连 (HDI) 设计的布线技巧…

TeamAllegro 9 Oct 2020 • 1 min read
Chinese blog , ddr5 , 布线 , PCB设计 , 中文 , 高密度互连 , DDR , 扇出布线 , 内存设计

极致PCB设计全流程 I 最终章:质量设计与检查

审视相邻层,避免串扰问题;审视走线层及参考平面,避免信号跨分割;审视每个电源平面,避免通流不足…… 针对SI/PI的检查动作是每位工程师的必修课,通常是在检查环节落实…

SDA China 17 Sep 2020 • 1 min read
IDA , 设计经验 , Chinese blog , In-Design Analysis(IDA) , 软件技巧 , PCB设计 , 中文 , 设计同步分析 , Allegro PCB Designer , Allegro , 专家培训

Sigrity Aurora:融合Allegro用户体验与Sigrity强大功能,为工程师提供设计同步分析

本文翻译自Cadence “Breakfast Bytes Blogs”专栏作者 Paul McLellan 文章 “ Sigrity Aurora: In-Design…

Sigrity 22 Aug 2020 • less than a min read
阻抗分析 , SI , IDA , PI , Chinese blog , 电源完整性 , Sigrity Aurora , IBIS , 并行设计 , in-design analysis , Aurora , 中文 , 耦合 , 设计同步分析 , Sigrity , 压降分析 , 信号完整性 , Allegro
<>
Blog - Title

© 2025 Cadence Design Systems, Inc. All Rights Reserved.

  • Terms of Use
  • Privacy
  • Cookie Policy
  • US Trademarks
  • Do Not Sell or Share My Personal Information