• Skip to main content
  • Skip to search
  • Skip to footer
Cadence Home
  • This search text may be transcribed, used, stored, or accessed by our third-party service providers per our Cookie Policy and Privacy Policy.

  1. Blogs
  2. PCB、IC封装:设计与仿真分析
  • PCB、IC封装:设计与仿真分析 Blogs

    Never miss a story from PCB、IC封装:设计与仿真分析. Subscribe for in-depth analysis and articles.

    Subscribe by email
  • More
  • Cancel
  • This search text may be transcribed, used, stored, or accessed by our third-party service providers per our Cookie Policy and Privacy Policy.

PCB、IC封装:设计与仿真分析

Latest blogs

Ken的博客系列之四 | 千兆位串行链路接口的SI方法

作者:Ken Willis 上一篇:IBIS-AMI建模 启用约束驱动设计 通过构建预布局测试平台,填入相关模型,生成结果逼真的仿真结果,这时候正适合启用约束来驱动和控制串行链路的物理布局…

Sigrity 29 Aug 2019 • less than a min read
SI , Chinese blog , ddr5 , 仿真分析 , DDR4 , IBIS-AMI , 中文 , SerDes , Sigrity , SystemSI , 信号完整性 , SI分析与建模

Ken的博客系列之三 | 千兆位串行链路接口的SI方法

作者:Ken Willis 上一篇:PCB互连的预布局建模 IBIS-AMI建模 假设我们的PCIExpress Gen 4串行链路,使用初始的PCB走线和过孔模型…

Sigrity 23 Aug 2019 • less than a min read
SI , Chinese blog , ddr5 , 仿真分析 , DDR4 , IBIS-AMI , 中文 , SerDes , Sigrity , SystemSI , 信号完整性 , SI分析与建模

Ken的博客系列之二 | 千兆位串行链路接口的SI方法

作者:Ken Willis 上一篇:通过“自上而下”的方法将SI推向上游 假设我们正在致力于PCI Express Gen 4串行链路的研发,数据的传输速率为16Gbps…

Sigrity 16 Aug 2019 • less than a min read
SI , Chinese blog , ddr5 , DDR4 , IBIS-AMI , 中文 , SerDes , Sigrity , SystemSI , 信号完整性 , SI分析与建模

Ken的博客系列之一 | 多千兆串行接口的信号完整性方法

作者:Ken Willis 随着电子行业技术的发展,特别是在传输接口方面,从PCI到PCI Express、从ATA到SATA、从并行ADC接口到JESD204…

Sigrity 9 Aug 2019 • less than a min read
SI , Chinese blog , ddr5 , 仿真分析 , DDR4 , IBIS-AMI , 中文 , SerDes , Sigrity , 信号完整性 , SI分析与建模

Cadence Clarity为系统分析和设计提供前所未有的性能及容量

本文转翻译自Cadence "Breakfast Bytes" 专栏作者Paul McLellan文章“ Bringing Clarity to System Analysis…

SDA China 1 Aug 2019 • less than a min read
Chinese blog , CDNLive , 电磁场仿真 , 3D EM仿真 , 中文 , 系统级分析 , cdnlive china , 3D分析 , Clarity 3D Solver , 3D建模 , clarity

开放注册:2019 Cadence中国用户大会

Cadence中国用户大会 CDNLive China 2019 上海浦东嘉里大酒店 - 2019年8月15日星期四 space 亲爱的用户朋友: 一年一度的Cadence全球用户大会CDNLive…

SDA China 26 Jul 2019 • less than a min read
PCB , Chinese blog , CDNLive , CDNLive 2019 , 中文 , cdnlive china , Sigrity , 中国用户大会 , Allegro

关于PCB安装孔所需了解的一切

安装孔似乎很简单——只需将印刷电路板安装到外壳或表面上,选择一个适合电路板以及待安装表面的螺丝尺寸,然后根据此规格钻孔即可。 但与印刷电路板中其他设计一样,当增加高速信号并减小形状因子后…

TeamAllegro 18 Jul 2019 • less than a min read
PCB , Chinese blog , 钻孔 , PCB设计 , 中文 , 过孔 , Allegro PCB Editor , Allegro

Cadence LPDDR4设计IP通过TSMC 16FFC FinFET 车规工艺验证

本文转翻译自Cadence "Breakfast Bytes" 专栏作者Paul McLellan文章“ Cadence Memory IP for LPDDR4…

Sigrity 12 Jul 2019 • less than a min read
PCB , SI , Chinese blog , 仿真分析 , LPDDR4 , 中文 , Sigrity , 信号完整性

IPC-2581标准相较于旧式通用标准的特点及优势

本文转载自Sierra Circuit网站: https://www.protoexpress.com/ 。 space 本文中,IPC-2581标准的全行业推进者Hemant…

TeamAllegro 28 Jun 2019 • less than a min read
Chinese blog , ECAD , PCB设计 , 中文 , IPC-2581

刚柔板装配与多板系统装配有何不同?

通常我们考虑多层电路板PCB设计时,往往会想到服务器环境中的电路板机架或游戏平台组合。但是如果我们的典型刚性电路板并不适合多层电路板使用的实体机壳怎么办?我们会愿意付额外的价格来使用柔性电路板吗…

TeamAllegro 14 Jun 2019 • less than a min read
PCB , Chinese blog , 柔性电路 , PCB设计 , 中文 , Allegro PCB Editor , 刚柔结合 , Allegro , 多板系统

线下专家培训第二站:PCB高效设计入门到进阶——第一期之设计环境准备

前言 大家好,我是Principal Customer Engagement Engineer郑凤仙,从事PCB设计行业十六年,先后受聘于Mitac、华为两家企业…

SDA China 7 Jun 2019 • less than a min read
PCB , 设计习惯 , 设计经验 , Chinese blog , 经验分享 , 设计总结 , PCB设计 , 设计环境 , 中文 , 专家培训

SI工程师如何分析多千兆位串行链路、内存及接口

作者:Ken Willis 早在2007年,Cadence推动了对IBIS标准的扩展,即算法模型接口(AMI),可以模拟多千兆位串行链路接口。这与通道(与传统电路相对…

Sigrity 31 May 2019 • less than a min read
SI , Chinese blog , ddr5 , DDR4 , IBIS-AMI , 中文 , SerDes , Sigrity , 信号完整性 , SI分析与建模

邀请函:2019 Cadence中国技术巡回研讨会

诚邀您参加 “ 2019年度Cadence中国技术巡回研讨会”,会议将集聚Cadence的技术用户、开发者与Cadence资深技术专家,涵盖最完整的先进技术交流平台…

SDA China 24 May 2019 • less than a min read
Chinese blog , ToT , 技术研讨会 , 中文 , 中国技术研讨会

汽车以太网应用的SI分析技术

现今汽车中车载电子设备的爆炸式增长,正在迅速改变向汽车消费者圆满提供高性能、可靠功能所需的工具和方法。汽车印刷电路板(PCB)的设计传统上一直由几个简单的器件互连组成…

Sigrity 17 May 2019 • less than a min read
SI , Chinese blog , 以太网 , IBIS , IBIS-AMI , 中文 , 汽车 , SerDes , Sigrity , 信号完整性 , SI分析与建模 , 合规性分析

通过人工神经网络探讨信号完整性的未来

想象一下,如果电脑或机器人可以完成所有枯燥乏味的工作,我们就能享受生活、做更多有意义的事。这些绝对是许多学术界、工业界研究人员的愿望。工程师的最终梦想是,按下一个…

Sigrity 10 May 2019 • 1 min read
SI , Chinese blog , 人工神经网络 , 中文 , Sigrity , SystemSI , 信号完整性

电路/硬件设计工程师如何选择原理图设计工具

当谈到在EDA领域选择原理图设计工具时,没有人可以找到万能的解决方案。多变的因素加之不尽相同的个人偏好,使得“最好的原理图设计工具是什么?”这个问题始终没有一个统一的答案…

TeamAllegro 3 May 2019 • less than a min read
Allegro System Design Authoring , Chinese blog , 原理图设计 , 原理图 , 硬件设计 , 中文 , 电路设计 , Allegro

了解AMI与IBIS之后需要知道:如何轻松完成DDR5设计

本文转翻译自Cadence "Breakfast Bytes" 专栏作者Paul McLellan文章 "AMI for DDR5 Made Easy" 。 上一篇…

Sigrity 26 Apr 2019 • less than a min read
Chinese blog , ddr5 , DDR4 , AMI , 均衡 , IBIS , IBIS-AMI , 中文 , SerDes , Sigrity

如何利用Virtuoso平台高效精确地设计一款射频前端模块电路(一)

作为一名射频前端设计的工程师,大家肯定都有过这样的疑惑:我究竟是做IC设计的,还是做板级电路设计的?如果是前者,为什么我们做仿真不跑corner,不跑蒙特卡罗,甚至连个精确的晶体管模型都没有…

SDA China 12 Apr 2019 • less than a min read
射频 , Chinese blog , 仿真分析 , 射频前端模块 , 协同仿真 , Virtuoso , 中文

Chiplets——重新定义系统设计

当下,电子行业经历着系统设计的新范式转变:传统的单片SoC电子系统设计思路正逐渐转变为使用chiplets(即“小芯片”)和高级封装技术的多芯片设计方法。这种逆转思维为系统设计开启了一个新的时代…

Sigrity 5 Apr 2019 • less than a min read
SI , PI , Chinese blog , 电源完整性 , chiplets , 异质集成 , 中介层提取 , 系统设计 , IC封装设计 , 多芯片设计 , 高级封装 , 基于chiplets的系统 , 中文 , Sigrity , 信号完整性

Cadence专家培训计划正式启动

感谢您对Cadence的关注与支持,我们的微信服务号“Cadence楷登PCB及封装资源中心”已正式上线。我们遵循Cadence所倡导的 “系统设计实现” 策略助力工程师们优化设计…

SDA China 29 Mar 2019 • less than a min read
Chinese blog , 中文

Allegro PCB Editor: 进阶使用技巧

本文将和大家分享Allegro PCB Editor的进阶使用技巧,旨在利用快捷键操作而减少鼠标点击次数,同时包含了定制特定的应用环境,让工具发挥最大效率的方法和示例…

TeamAllegro 1 Mar 2019 • less than a min read
Chinese blog , 软件技巧 , PCB设计 , 中文 , Allegro PCB Editor , Allegro PCB编辑器 , Allegro

DesignCon:Cadence与IBM联手讲授高级IBIS-AMI技术

本文翻译自Cadence "Breakfast Bytes" 专栏作者Paul McLellan文章 "DesignCon: Cadence teaches AMI…

SDA China 22 Feb 2019 • less than a min read
Chinese blog , DesignCon , AMI , IBIS , IBIS-AMI , 中文 , SerDes , Sigrity

什么是COM/JCOM信道合规技术

在当今这个数以十计/两位数Gbps的数据时代里, 工程师的工作越来越不容易,正确地设计并表征系统以符合不断刷新的业内标准搞得大家焦头烂额,不仅要对高速串行链路及其所有损耗进行仿真…

Sigrity 19 Feb 2019 • less than a min read
JCOM信道合规 , SI , Chinese blog , 设计合规 , JCOM , COM/JCOM , COM , 中文 , Sigrity , Channel Operating Margin(COM) , SystemSI , 信号完整性 , 通道裕量

机械、热、SI、PI 、EMI分析:PCB设计缺一不可

本文翻译自Cadence "Breakfast Bytes" 专栏作者Paul McLellan文章 "Mechanical, Thermal, EMI, SI…

SDA China 8 Feb 2019 • less than a min read
SI , Chinese blog , 热分析 , EMI , 机械设计 , PCB设计 , 中文 , Sigrity , 信号完整性 , Allegro

2019七大行业动向预测

本文翻译自Cadence “Breakfast Bytes”专栏作者Paul McLellan文章 “ Breakfast Nibbles: Predictions…

SDA China 3 Feb 2019 • less than a min read
5G , Chinese blog , 内存 , 无人车 , 3nm , 电动车 , DRAM , 中文 , 汽车 , 云 , 5nm , 神经网络 , AI , EUV

Cadence Sigrity 邀您莅临DesignCon 2019

时间:1月29-31日 地点:Santa Clara Convention Center,美国加州 Cadence诚邀您莅临DesignCon #711 展台,了解如何利用Cadence…

Sigrity 25 Jan 2019 • less than a min read
SI , PI , Chinese blog , 电源完整性 , DesignCon , Multi-Gigabit , IC封装设计 , 光电设计 , 高级封装 , IBIS-AMI , 中文 , SerDes , DDR , Sigrity , 信号完整性

了解DDR5技术之前需要知道什么是AMI与IBIS

本文翻译自Cadence "Breakfast Bytes"专栏作者Paul McLellan文章" AMI and IBIS: Who Put the Eye…

Sigrity 18 Jan 2019 • less than a min read
Chinese blog , ddr5 , DDR4 , AMI , equalization , 均衡 , IBIS , 中文 , SerDes , Sigrity

DDR5的时代已经到来

本文翻译自Cadence “Breakfast Bytes” 专栏作者Paul McLellan文章" DDR5 Is on Our Doorstep "。 space…

SDA China 21 Dec 2018 • less than a min read
Chinese blog , ddr5 , DDR4 , Micron , TSMC , DRAM , 中文
<>
Blog - Title

© 2025 Cadence Design Systems, Inc. All Rights Reserved.

  • Terms of Use
  • Privacy
  • Cookie Policy
  • US Trademarks
  • Do Not Sell or Share My Personal Information